آزمون پذیری ساختارهای شبکه روی تراشه
thesis
- وزارت علوم، تحقیقات و فناوری - دانشگاه تهران
- author عاطفه دلیرثانی
- adviser زین العابدین نوابی شیرازی
- Number of pages: First 15 pages
- publication year 1386
abstract
چکیده ندارد.
similar resources
طراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه
چکیده افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را ب...
full textشبکه های چند ضلعی روی تراشه
در دهه های گذشته با توجه به رشد روز افزون تکنولوژی، رویکرد noc برای اداره پیچیدگی های ارتباطات روی تراشه چاره ساز بوده است. تا به حال، تحقیقات گوناگون و وسیعی در این زمینه انجام گرفته، همبندی های مختلفی پیشنهاد شده، و پیشنهاداتی مانند سه بعدی سازی مدارات مجتمع برای بهبود کارایی یک تراشه داده شده است. از سوی دیگر، تکنولوژی نانو، یک رویکرد انقلابی در عصر حاضر بوده است، و کاربردهای فراوانی در بسی...
15 صفحه اولبررسی و بهبود ساختارهای مقاوم نسبت به خطا در سامانه ها و شبکه های روی تراشه ها در فناوری نانو
چکیده ندارد.
15 صفحه اولارائه ی توپولوژی های جدید برای شبکه روی تراشه
در این پروژه علاوه بر تعریف شبکه روی تراشه و مزیت های آن بر سیستم روی تراشه نقش توپولوژی در شبکه روی تراشه بررسی می شود و توچولوژی های جدیدی معرفی می گردد. و نقش تاخیر و توان مصرفی را با توپولوژی های موجود در شبکه روی تراشه مقایسه می نماید.شبیه ساز xmulator یک شبیه ساز کامل ی محسوب می گردد که توپولوژی جدید(square)را از لحاظ تاخیر و توان مقایسه نموده و نشان میدهد که تاخیر کمتری داشته لذا هزینه ی...
15 صفحه اولآزمون بیزی ساختارهای مختلف پیوند در جدولهای تقاطعی دوطرفه
روشهای بیزی برای تحلیل دقیق کوچکنمونهای در دادههای رستهای در جدولهای تقاطعی $Itimes J$ در نظر گرفته شده است. ساختارهای مختلف پیوند به کمک پارامتر لگاریتم نسبت بختها در این جدولها، با فرض معلوم بودن جمعهای حاشیهای سطری تعریف و مورد آزمون قرار گرفتهاند. بهمنظور حذف پارامترهای مزاحم از مدل، توزیع شرطی آمارههای بسندهی پارامترهای مورد نظر بهشرط آمارههای بسندهی پارامترهای مزاحم بهدس...
full textطراحی و شبیه سازی الگوریتم های مسیریابی تحمل پذیر نقص در شبکه بر روی تراشه
چکیده افزایش پیچیدگی طراحی مدارهای مجتمع از یک سو و نیاز به جداسازی فعالیت بخش های محاسباتی و ارتباطی در تراشه های امروزی از سویی دیگر، مسیر طراحی را به سوی سامانه های مبتنی بر شبکه روی تراشه سوق داده است در مقیاس های زیر میکرون تکنولوژی، تحمل پذیری نقص یک عامل با اهمیت در ارتباط با شبکه روی تراشه می شود. این مقاله الگوریتم های تحمل پذیر نقص برای استفاده در حوزه شبکه بر روی تراشه را بررسی و...
full textMy Resources
document type: thesis
وزارت علوم، تحقیقات و فناوری - دانشگاه تهران
Keywords
Hosted on Doprax cloud platform doprax.com
copyright © 2015-2023